数字IC实践项目(9)— Tang Nano 20K: I2C OLED Driver

news/2024/11/28 23:38:02/

Tang Nano 20K: I2C OLED Driver

  • 写在前面的话
    • 硬件模块
    • RTL电路和相关资源报告
    • SSD1306 OLED 驱动芯片
    • SSD1306 I2C协议接口
    • OLED 驱动模块RTL
    • 综合实现
  • 总结

写在前面的话

  • 之前在逛淘宝的时候偶然发现了Tang Nano 20K,十分感慨国产FPGA替代方案的进步之快;
  • 被Tang Nano 20K小巧精致的外形和丰富的内在资源震惊到了,买来想要体验一下国产FPGA的软件生态。

硬件模块

  • 项目主要设备是高云半导体的Tang Nano 20K开发板和0.96寸四针I2C模块的OLED模块;
  • OLED模块采用SSD1306驱动芯片;

Tang Nano 20K
在这里插入图片描述
0.96寸 I2C 接口OLED
在这里插入图片描述

RTL电路和相关资源报告

  • 采用GOWIN FPGA Designer平台查看RTL电路图;

在这里插入图片描述

  • 采用GOWIN FPGA Designer平台查看资源报告;
    在这里插入图片描述

SSD1306 OLED 驱动芯片

  • SSD1306是一个单片CMOS OLED/PLED驱动芯片可以驱动有机/聚合发光二极管点阵图形显示系统。由128 segments和64Commons组成。该芯片专为共阴极OLED面板设计。
  • SSD1306中嵌入了对比度控制器、显示RAM和晶振,并因此减少了外部器件和功耗。有256级亮度控制。数据/命令的发送有三种接口可选择:6800/8000串口,I2C接口或SPI接口。适用于多数简介的应用,移动电话的屏显,MP3播放器和计算器等。

SSD1306 芯片框图
在这里插入图片描述

SSD1306中内置128 * 64的GDDRAM,是一个为映射静态RAM保存位模式来显示,RAM分为8页,从PAFE0到PAGE7,用于单色128 * 64点阵显示,如下图所示:
GDDRAM:
在这里插入图片描述
当一个数据字节写到GDDRAM中,所有当前列的同一页的行图像数据都会被被填充(比如,被列地址指针指向的整列(8位)都会被填充)。数据位D0写到顶行,而数据位D7写到底行,如下图所示。

SSD1306 I2C协议接口

I2C通讯接口由从机地址为SA0,I2C总线数据信号(SDAout/D2输出和SDAin/D1输入)和I2C总线时钟信号SCL(D0)组成。数据和时钟信号线都必须接上上拉电阻。RES#用来初始化设备。
I2C数据格式:
在这里插入图片描述
a. 从机地址位(SA0)
SSD1306在发送或接受任何信息之前必须识别从机地址。设备将会响应从机地址,后面跟随着从机地址位(SA0位)和读写选择位(R/W#位)。
SA0位为从机地址提供了一个位的拓展。0111100或0111101都可以做为SSD1306的从机地址。D/C#引脚作为SA0用于从机地址选择。R/W#为用来决定I2C总线接口的操作模式。R/W# = 1,读模式。R/W# = 0 写模式
b. I2C总线数据信号SDA
SDA作为主机和从机之间的通讯通道。数据和应答都是通过SDA发送。
c. I2C总线时钟信号SCL
每个数据位的传输任务发生在SCL的单个的时钟周期中。

项目难度:⭐
项目推荐度:⭐⭐
项目推荐天数:1~天

FPGA开发环境:
前仿: Modelsim SE-64 2019.2
综合: Gowin_V1.9.9Beta-4_Education

项目学习目的:
(1)熟练掌握项目中各文件的工程管理;
(2)熟悉 Verilog HDL仿真、FPGA综合工具及流程;
(3)学习OLED 驱动和I2C的基础原理;

OLED 驱动模块RTL

//oled_init  初始化模块
module OLED_Init(input					sys_clk			,input					rst_n			,input					init_req		,			//初始化请求input					write_done		,			//初始化数据完成信号output					init_finish		,			//初始化完成输出output[23:0]			Init_data					//初始化的数据
);//WR CMD : 0X78+0X00+CMD
//WR Data: 0X78+0X40+Data
localparam			RST_T			=	1'b0;			//低电平复位有效reg[23:0]		Init_data_reg;
reg[23:0]		Init_data_reg1;reg[4:0]		Init_index;reg init_finish_inside;//OLED_WR
reg [10:0]  WR_index    ;   //TX data counter
reg [9:0]   WR_addr     ;   //TX ROM Data addr
wire [7:0]  WR_data     ;   //WR Data//FSM
localparam IDLE =   2'b01   ;
localparam WR   =   2'b10   ;reg [1:0]   CS ;
reg [1:0]   NS ;always @(posedge sys_clk or negedge rst_n) begin if(~rst_n) beginCS <= IDLE;end else beginCS <= NS;end
endalways@(*) begin case(CS)IDLE: beginif(Init_index >= 'd26 && write_done == 1'b1) beginNS = WR;end else beginNS = IDLE;end end WR: beginif(rst_n==1'b0) beginNS = IDLE;endelse beginNS = WR;endend default: NS = IDLE;endcase 
end always@(*) begin case(CS)IDLE: init_finish_inside = 1'b0;WR: init_finish_inside = 1'b1;default: NS = IDLE;endcase 
endassign Init_data  = (init_finish_inside==1'b1)?Init_data_reg1:Init_data_reg;
assign init_finish = (write_done == 1'b1 && WR_index == 'd1047) ? 1'b1 : 1'b0;//完成信号always@(posedge sys_clk or negedge rst_n)
beginif(rst_n == RST_T)Init_index <= 'd0;else if(Init_index == 'd26 && write_done == 1'b1 )Init_index <= 'd0;else if(write_done == 1'b1 && init_req == 1'b1)Init_index <= Init_index + 1'b1;elseInit_index <= Init_index;
end//初始化命令状态
always@(*)
begincase(Init_index)'d0:		Init_data_reg <= {8'h78,8'h00,8'hAE};'d1:		Init_data_reg <= {8'h78,8'h00,8'h00};'d2:		Init_data_reg <= {8'h78,8'h00,8'h10};'d3:		Init_data_reg <= {8'h78,8'h00,8'h40};'d4:		Init_data_reg <= {8'h78,8'h00,8'hB0};'d5:		Init_data_reg <= {8'h78,8'h00,8'h81};'d6:		Init_data_reg <= {8'h78,8'h00,8'hFF};'d7:		Init_data_reg <= {8'h78,8'h00,8'hA1};'d8:		Init_data_reg <= {8'h78,8'h00,8'hA6};'d9:		Init_data_reg <= {8'h78,8'h00,8'hA8};'d10:		Init_data_reg <= {8'h78,8'h00,8'h3F};'d11:		Init_data_reg <= {8'h78,8'h00,8'hC8};'d12:		Init_data_reg <= {8'h78,8'h00,8'hD3};'d13:		Init_data_reg <= {8'h78,8'h00,8'h00};'d14:		Init_data_reg <= {8'h78,8'h00,8'hD5};'d15:		Init_data_reg <= {8'h78,8'h00,8'h80};'d16:		Init_data_reg <= {8'h78,8'h00,8'hD8};'d17:		Init_data_reg <= {8'h78,8'h00,8'h05};'d18:		Init_data_reg <= {8'h78,8'h00,8'hD9};'d19:		Init_data_reg <= {8'h78,8'h00,8'hF1};'d20:		Init_data_reg <= {8'h78,8'h00,8'hDA};'d21:		Init_data_reg <= {8'h78,8'h00,8'h12};'d22:		Init_data_reg <= {8'h78,8'h00,8'hDB};'d23:		Init_data_reg <= {8'h78,8'h00,8'h30};'d24:		Init_data_reg <= {8'h78,8'h00,8'h8D};'d25:		Init_data_reg <= {8'h78,8'h00,8'h14};'d26:		Init_data_reg <= {8'h78,8'h00,8'hAF};default:Init_data_reg <= {8'h78,8'h00,8'hAE};endcase
endalways @(posedge sys_clk or negedge rst_n) 
beginif(~rst_n)beginWR_index <= 11'd0;end else if(WR_index == 'd1048) beginWR_index <= 11'd0;endelse if(init_finish_inside == 1'b1 && write_done == 1'b1 && init_req == 1'b1)WR_index <= WR_index + 1'b1;elseWR_index <= WR_index;  
endalways @(posedge sys_clk or negedge rst_n) 
beginif(~rst_n)beginWR_addr <= 10'd0;end elsebeginif ((WR_index >= 11'd2) && (WR_index <= 11'd129)) beginWR_addr <= WR_index - 11'd2;endelse if ((WR_index >= 11'd133) && (WR_index <= 11'd260)) beginWR_addr <= WR_index - 11'd5;endelse if ((WR_index >= 11'd264) && (WR_index <= 11'd391)) beginWR_addr <= WR_index - 11'd8;endelse if ((WR_index >= 11'd395) && (WR_index <= 11'd522)) beginWR_addr <= WR_index - 11'd11;endelse if ((WR_index >= 11'd526) && (WR_index <= 11'd653)) beginWR_addr <= WR_index - 11'd14;endelse if ((WR_index >= 11'd657) && (WR_index <= 11'd784)) beginWR_addr <= WR_index - 11'd17;endelse if ((WR_index >= 11'd788) && (WR_index <= 11'd915)) beginWR_addr <= WR_index - 11'd20;endelse if ((WR_index >= 11'd919) && (WR_index <= 11'd1046)) beginWR_addr <= WR_index - 11'd23;endend
end//初始化数据发送
always@(*) begincase (WR_index)11'd0: 	Init_data_reg1 <= {8'h78,8'h00,8'hB0};11'd1:	Init_data_reg1 <= {8'h78,8'h00,8'h00}; 11'd2:	Init_data_reg1 <= {8'h78,8'h00,8'h10};// page 011'd131:Init_data_reg1 <= {8'h78,8'h00,8'hB1};11'd132:Init_data_reg1 <= {8'h78,8'h00,8'h00}; 11'd133:Init_data_reg1 <= {8'h78,8'h00,8'h10};// page 111'd262:Init_data_reg1 <= {8'h78,8'h00,8'hB2};11'd263:Init_data_reg1 <= {8'h78,8'h00,8'h00}; 11'd264:Init_data_reg1 <= {8'h78,8'h00,8'h10};// page 211'd393:Init_data_reg1 <= {8'h78,8'h00,8'hB3};11'd394:Init_data_reg1 <= {8'h78,8'h00,8'h00}; 11'd395:Init_data_reg1 <= {8'h78,8'h00,8'h10};// page 311'd524:Init_data_reg1 <= {8'h78,8'h00,8'hB4};11'd525:Init_data_reg1 <= {8'h78,8'h00,8'h00}; 11'd526:Init_data_reg1 <= {8'h78,8'h00,8'h10};// page 411'd655:Init_data_reg1 <= {8'h78,8'h00,8'hB5};11'd656:Init_data_reg1 <= {8'h78,8'h00,8'h00}; 11'd657:Init_data_reg1 <= {8'h78,8'h00,8'h10};// page 511'd786:Init_data_reg1 <= {8'h78,8'h00,8'hB6};11'd787:Init_data_reg1 <= {8'h78,8'h00,8'h00}; 11'd789:Init_data_reg1 <= {8'h78,8'h00,8'h10};// page 611'd917:Init_data_reg1 <= {8'h78,8'h00,8'hB7};11'd918:Init_data_reg1 <= {8'h78,8'h00,8'h00}; 11'd919:Init_data_reg1 <= {8'h78,8'h00,8'h10};// page 7default : Init_data_reg1 <= {8'h78,8'h40,WR_data}; //binary dataendcase
endassign WR_data = 8'hAA;//Change the instance name and port connections to the signal names
//--------Copy here to design--------Gowin_pROM your_instance_name(.dout 		(WR_data 	), 			//output [7:0] dout.clk 		(sys_clk 	), 			//input clk.oce 		( 		    ),  		//input oce.ce 		(1'b1 		), 			//input ce.reset	 	(~rst_n 	), 			//input reset.ad 		(WR_addr 	) 			//input [9:0] ad);//--------Copy end-------------------endmodule

综合实现

采用GOWIN完成电路综合,并下板实现。
在这里插入图片描述
祝大家新年快乐呀
在这里插入图片描述

总结

没啥总结的,在这里祝愿大家龙年大吉,万事如意!


http://www.ppmy.cn/news/1353660.html

相关文章

智能车折线电磁组学习资料

LQ_STC32G12K128核心板资料 链接:https://pan.baidu.com/s/1DWlhqX98dJczm35FNBYOBQ?pwd=pmc0 提取码:pmc0 LQ_STC32G12K128母板资料 链接:https://pan.baidu.com/s/1msFPIxXQaLJ5R1Mt0WANVA 提取码:7n9cLQ_STC32G12K128母板原理图资料 链接:https://pan.baid…

JVM-JVM中对象的生命周期

申明&#xff1a;文章内容是本人学习极客时间课程所写&#xff0c;文字和图片基本来源于课程资料&#xff0c;在某些地方会插入一点自己的理解&#xff0c;未用于商业用途&#xff0c;侵删。 原资料地址&#xff1a;课程资料 对象的创建 常量池检查:检查new指令是否能在常量池…

电路设计(15)——篮球赛24秒违例倒计时报警器的proteus仿真

1.设计要求 设计、制作一个篮球赛24秒违例倒计时报警器。要求&#xff1a; &#xff08;1&#xff09;具有倒计时功能。可完整实现从“24”秒开始依序倒计时并显示倒计时过程&#xff0c;显示时间间隔为1秒。 &#xff08;2&#xff09;具有消隐功能。当“24”秒倒计时…

用HTML5和JavaScript实现黑客帝国风格的字符雨效果

目录 一、程序代码 二、代码原理 三、运行效果 一、程序代码 <!doctype html> <html> <head><meta charset"utf-8" /><title>黑客帝国字符雨</title> <!-- 设置网页标题 --><meta name"keywords" conte…

盐构造发育的动力学机制

盐构造可以由以下6 种机制触发引起(图 2)[18] &#xff1a;①浮力作用&#xff1b;②差异负载作用&#xff1b;③重力扩张作 用&#xff1b;④热对流作用&#xff1b;⑤挤压作用&#xff1b;⑥伸展作用。盐体 的塑性流动和非常规变形是盐构造的主要特点,岩 盐有时在几百m 深处就…

太阳光模拟器助力于太阳光对金属铝靶材影响

1. 引言 金属铝靶材是一种被广泛应用于薄膜制备领域的金属材料&#xff0c;具有高纯度、均一性好、结构致密等优点。其制备工艺主要包括冶金法、电化学法、物理气相沉积法等&#xff0c;其中电化学法制备的铝靶材品质最佳&#xff0c;价格也比较实惠。 其中包含&#xff1a; …

【网络安全/计算机/编程】实用小工具推荐,让你的电脑更强大

在日常的电脑使用中&#xff0c;我们可能会遇到各种各样的问题&#xff0c;比如找不到想要的音乐、不知道如何合并图片、蓝屏问题困扰等。 今天&#xff0c;我将向大家推荐几款实用的小工具&#xff0c;它们可以帮助我们更方便地解决这些问题。 首先&#xff0c;是PC洛雪音乐…

简单DP算法(动态规划)

简单DP算法 算法思想例题1、01背包问题题目信息思路题解 2、摘花生题目信息思路题解 3、最长上升子序列题目信息思路题解 题目练习1、地宫取宝题目信息思路题解 2、波动数列题目信息思路题解 算法思想 从集合角度来分析DP问题 例如求最值、求个数 例题 1、01背包问题 题目…