J-Link 的 SWD(两线)仿真
J-Link 的 SWD 只需要2根线:PA13/JTMS/SWDIO、 PA14/JTCK/SWCLK
JLINKV8 需要的硬件接口为: VCC, GND, RST, SWDIO, SWDCLK
JLINKV8 需要 5 个引脚
我的个人理解: 我认为有这个引脚是最合适的, 仿 真器对目标板子的仿真需要用到 RST 引脚, 其实使用仿真器内部的 VCC 做这 个功能其实并不是非常美妙. 因此 JLINKV8 选择了只和目标板共 GND, 但是不 共 VCC. 因此我觉得这种模式最合理, 当然通常情况下仿真器和目标板共 GND 和 VCC 是没有错的。
设计 stm32 的程序时,遇到 spi3 的 nss 等管脚与 JTAG 的管脚共用冲突, 所以为了解决该问题,使得 spi3 能正常使用,通过库函数
GPIO_PinRemapConfig(GPIO_Remap_SWJ_JTAG Disable,ENABLE);关
闭了 JTAG 功能
一般 BOOT0 和 BOOT1 跳线都跳到 0(GND),即正常的
从片内 Flash 运行,只是在 ISP 下载的情况下,需要设置 BOOT0=1,
BOOT1=0 ,下载完成后,把 BOOT0 的跳线接回 0,这样系统可以正常
运行了