FPGA 第8讲 简单组合逻辑--半加器

devtools/2024/11/18 0:04:52/

时间:2024.11.16

一、学习内容

1.半加器

      数字电路中加法器是经常用到的一种基本器件,主要用于两个数或者多个数的加和,加法器又分为半加器(half adder)全加器(full adder)

      半加器电路是指对两个输入数据位相加,输出一个结果位和进位,没有进位输入的加法器电路。是实现两个一位二进制数的加法运算电路。

2.全加器

       全加器是在半加器的基础上的升级版,除了加数和被加数加和外还要加上上一级传进来的进位信号。

3.实验目标

    设计并实现一个半加器,使用开发板上的按键 KEY1、KEY2 作为被加数输入,选择开发板上的 LED 灯 D6 表示相加和的输出,LED 灯 D7 表示进位输出。

4.原理图

       征途 Pro 开发板的按键未按下时为高电平、按下后为低电平;LED 灯则为低电平点亮。

二、实验

1.准备工作

建立文件夹存放工程,建立文件体系

2.绘制波形图和模块框图

模块框图

根据功能分析,该工程只需实现一个半加器的功能,所以设计成一个模块即可。模块
命名 half_adder,半加器由两个 1bit 的加数,分别命名为 in1 和 in2,输出也有两个信号,
为什么会是两个呢?我们不要忘记两个数加和后除了求得的“和”以外会有“进位”的情
况,这里我们把进位信号单独拉出来,所以输出就有两个信号,分别为 1bit 的 sum 和 cout
信号,该模块的功能是实现输入任意两个 1bit 加数的组合都能求得正确的和与进位值。

波形图

3.编写代码

module half_adder
(input  wire   in_1,input  wire   in_2,output wire   sum,output wire   count);
//用assign语句进行赋值,同时利用位拼接
assign {count,sum}= in_1 +in_2;
endmodule

 

4.仿真验证

`timescale 1ns/1ns
module tb_half_adder ();
//定义两个模拟输入信号,定义两个wire类型的输出信号
wire sum;
wire count;
reg in_1;
reg in_2;//输入信号的初始化
initial
begin
in_1 <= 1'b0;
in_2 <= 1'b0;
end
always #10 in_1 <={$random}%2;
always #10 in_2 <={$random}%2;
//为了便于观察,添加系统函数
initial
begin$timeformat(-9,0,"ns",6);//时间函数$monitor("@time :%t:in_1=%b,in_2=%b,sum=%b,count=%b",$time,in_1,in_2,sum,count);
end
//模块的实例化
half_adder half_adder_inst
(.in_1 (in_1),.in_2 (in_2),.sum  (sum),.count(count)
);
endmodule

 

5.绑定管脚、上板验证

 管脚绑定完成后,进行一次全编译

将开发板正确连接后,给开发板上电 ,再进行程序下载

 

三、实验结果

打印结果

波形图

四、知识点和小技巧

1.波形路径屏蔽

2.将被仿真模块添加到波形图处

在sim页面“ctrl+w”

3.波形图显示页面的调整

ctrl+A全选

ctrl+g分组

4.视图窗格view

5.窗格发生混乱的处理方法-RESET

 


http://www.ppmy.cn/devtools/134827.html

相关文章

go-bindata

go bindata 在项目中引用了静态资源时&#xff0c;项目打包后&#xff0c;需要保证包与静态资源的相对目录不变。bindata可以将静态资源生成.go文件&#xff0c;在打包时会嵌入到包中&#xff0c;非常好用。 安装 需要让bindata下载到GOPATH/bin目录下&#xff0c;在项目外执…

【会话文本nlp】对话文本解析库pyconverse使用教程版本报错、模型下载等问题解决超参数调试

前言&#xff1a; 此篇博客用于记录调用pyconverse库解析对话文本时遇到的问题与解决思路&#xff0c;以供大家参考。 文章目录 pycoverse介绍代码github链接问题解决1 [cannot import name ‘cached_download‘ from ‘huggingface_hub‘ 问题解决](https://blog.csdn.net/wei…

羊城杯2020Easyphp

审题 看到url&#xff0c;可以想到伪协议读取 尝试过后可以发现&#xff0c;题目绕过了read后面的编码 我们可以尝试双重urlencode进行绕过 ?filephp://filter/read%25%36%33%25%36%66%25%36%65%25%37%36%25%36%35%25%37%32%25%37%34%25%32%65%25%36%32%25%36%31%25%37%33%…

Scala的Set集合

//设置一个Book。有三个属性&#xff1a;书名&#xff0c;作者&#xff0c;价格 class Book(var bookNmame:String,var author:String,var price:Double){} object demo7 {def main(args: Array[String]): Unit { // val set1 Set(1,1,2,3,3) // println(set1)//创建可…

1+X应急响应(网络)系统加固:

系统加固&#xff1a; 数据库的重要性&#xff1a; 数据库面临的风险&#xff1a; 数据库加固&#xff1a; 业务系统加固&#xff1a; 安全设备加固&#xff1a; 网络设备加固&#xff1a;

深度学习神经网络创新点方向

一、引言 深度学习神经网络在过去几十年里取得了令人瞩目的成就&#xff0c;从图像识别、语音处理到自然语言理解等众多领域都有广泛应用。然而&#xff0c;随着数据量的不断增长和应用场景的日益复杂&#xff0c;对神经网络的创新需求也愈发迫切。本文将探讨深度学习神经网络…

linux病毒编写+vim shell编程

学习视频来自B站UP主泷羽sec&#xff0c;如涉及侵权马上删除文章 感谢泷羽sec 团队的教学 请一定遵循《网络空间安全法》&#xff01;&#xff01;&#xff01; Linux目录介绍 /bin 二进制可执行文件&#xff08;kali里面是工具一些文件&#xff09;/etc 系统的管理和配置文…

用vscode编写verilog时,如何有信号定义提示、信号定义跳转(go to definition)、模块跳转(跨文件跳转)这些功能

&#xff08;一&#xff09;方法一&#xff1a;安装插件SystemVerilog - Language Support 安装一个vscode插件即可&#xff0c;插件叫SystemVerilog - Language Support。虽然说另一个插件“Verilog-HDL/SystemVerilog/Bluespec SystemVerilog”也有信号提示及定义跳转功能&am…